SwePub
Sök i LIBRIS databas

  Utökad sökning

id:"swepub:oai:DiVA.org:kth-310722"
 

Sökning: id:"swepub:oai:DiVA.org:kth-310722" > A Low Bit-Width LDP...

A Low Bit-Width LDPC Min-Sum Decoding Scheme for NAND Flash

Cui, L. (författare)
Liu, X. (författare)
Wu, F. (författare)
visa fler...
Lu, Zhonghai (författare)
KTH,Elektronik och inbyggda system
Xie, C. (författare)
visa färre...
 (creator_code:org_t)
Institute of Electrical and Electronics Engineers (IEEE), 2022
2022
Engelska.
Ingår i: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems. - : Institute of Electrical and Electronics Engineers (IEEE). - 0278-0070 .- 1937-4151. ; 41:6, s. 1971-1975
  • Tidskriftsartikel (refereegranskat)
Abstract Ämnesord
Stäng  
  • For NAND flash memory, designing a good low-density parity-check (LDPC) decoding algorithm could ensure data reliability. When the decoding algorithm is implemented in hardware, it is necessary to achieve attractive trade off between implementation complexity and decoding performance. In this paper, a novel low bit-width decoding scheme is introduced. In this scheme, the Quasi-Cyclic LDPC (QC-LDPC) is used, and the row-layered normalized min-sum algorithm is improved by restricting the amplitude of minimum and second-minimum values in each check node (CN) updating. The simulation shows that our approach achieves a lower UBER (Uncorrectable Bit Error Rate) with a negligible increase in computational complexity, especially with low precision input log-likelihood ratio (LLR).

Ämnesord

TEKNIK OCH TEKNOLOGIER  -- Elektroteknik och elektronik -- Telekommunikation (hsv//swe)
ENGINEERING AND TECHNOLOGY  -- Electrical Engineering, Electronic Engineering, Information Engineering -- Telecommunications (hsv//eng)

Nyckelord

bit-width.
Decoding
Error correction
Hardware
Iterative decoding
low-density parity-check (LDPC) codes
Manganese
min-sum decoding
NAND flash memory
Reliability
Throughput
Bit error rate
Economic and social effects
Flash memory
Memory architecture
NAND circuits
Decoding algorithm
Decoding performance
Implementation complexity
Log likelihood ratios (LLR)
Low density parity check decoding
Normalized min-sum algorithms
Quasi-cyclic LDPC (QC-LDPC)
Uncorrectable bit error rates

Publikations- och innehållstyp

ref (ämneskategori)
art (ämneskategori)

Hitta via bibliotek

Till lärosätets databas

Hitta mer i SwePub

Av författaren/redakt...
Cui, L.
Liu, X.
Wu, F.
Lu, Zhonghai
Xie, C.
Om ämnet
TEKNIK OCH TEKNOLOGIER
TEKNIK OCH TEKNO ...
och Elektroteknik oc ...
och Telekommunikatio ...
Artiklar i publikationen
IEEE Transaction ...
Av lärosätet
Kungliga Tekniska Högskolan

Sök utanför SwePub

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy