SwePub
Sök i LIBRIS databas

  Utökad sökning

id:"swepub:oai:lup.lub.lu.se:d629ba23-fe5c-40ac-a9fd-ca74d2bf0618"
 

Sökning: id:"swepub:oai:lup.lub.lu.se:d629ba23-fe5c-40ac-a9fd-ca74d2bf0618" > Abort-on-Fail Test ...

Abort-on-Fail Test Scheduling for Modular SOCs without and with Preemption

Ingelsson, Urban (författare)
Kumar Goel, Sandeep (författare)
Larsson, Erik (författare)
Lund University,Lunds universitet,Institutionen för elektro- och informationsteknik,Institutioner vid LTH,Lunds Tekniska Högskola,LTH Ingenjörshögskolan vid Campus Helsingborg,Department of Electrical and Information Technology,Departments at LTH,Faculty of Engineering, LTH,LTH School of Engineering in Helsingborg,Faculty of Engineering, LTH
visa fler...
Marinissen, Erik Jan (författare)
visa färre...
 (creator_code:org_t)
2015
2015
Engelska.
Ingår i: IEEE Transactions on Computers. - 0018-9340. ; 64:12, s. 3335-3347
  • Tidskriftsartikel (refereegranskat)
Abstract Ämnesord
Stäng  
  • System-on-chips (SOCs) and 3D stacked ICs are often tested for manufacturing defects in a modular fashion, enabling us to record the module test pass probability. We use this pass probability to exploit the abort-on-fail feature of automatic test equipment (ATE) and hence reduce the expected test time in the context of single-site testing. We present a model for calculation of expected test time, for which the abortable test unit can be a module test, a test pattern or a clock cycle. Given an SOC, with test architecture consisting of module test wrappers and test access mechanisms (TAMs), and given module test pass probabilities, we schedule the tests on each TAM to minimize the expected test time. We describe four scheduling heuristics, one without and three with preemption. Experimental results for the ITC’02 SOC Test Benchmarks show 3.5% and 20% reduction of expected test time in SOCs with 0.89 and 0.71 SOC test pass probability respectively, without modification of SOC or ATE. Further experiments show how accurate estimates for the module test pass probability or the distribution of pass probability over test patterns need to be to lead to effective test schedulng.

Ämnesord

TEKNIK OCH TEKNOLOGIER  -- Elektroteknik och elektronik (hsv//swe)
ENGINEERING AND TECHNOLOGY  -- Electrical Engineering, Electronic Engineering, Information Engineering (hsv//eng)

Nyckelord

System-on-Chip
stacked integrated circuit
manufacturing test
modular test
reject-oriented analysis
abort-on- fail
test scheduling
preemptive scheduling

Publikations- och innehållstyp

art (ämneskategori)
ref (ämneskategori)

Hitta via bibliotek

Till lärosätets databas

Hitta mer i SwePub

Av författaren/redakt...
Ingelsson, Urban
Kumar Goel, Sand ...
Larsson, Erik
Marinissen, Erik ...
Om ämnet
TEKNIK OCH TEKNOLOGIER
TEKNIK OCH TEKNO ...
och Elektroteknik oc ...
Artiklar i publikationen
IEEE Transaction ...
Av lärosätet
Lunds universitet

Sök utanför SwePub

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy