SwePub
Sök i LIBRIS databas

  Utökad sökning

((db:Swepub) pers:(Jantsch Axel) srt2:(2005-2009) pers:(Tenhunen Hannu))
 

Sökning: ((db:Swepub) pers:(Jantsch Axel) srt2:(2005-2009) pers:(Tenhunen Hannu)) > (2009) > Scalability of Netw...

Scalability of Network-on-Chip Communication Architecture for 3-D Meshes

Weldezion, Awet Yemane (författare)
KTH,Elektronik- och datorsystem, ECS
Grange, Matt (författare)
Pamunuwa, Dinesh (författare)
visa fler...
Lu, Zhonghai (författare)
KTH,Elektronik- och datorsystem, ECS
Jantsch, Axel (författare)
KTH,Elektronik- och datorsystem, ECS
Weerasekera, Roshan (författare)
Tenhunen, Hannu (författare)
KTH,Elektronik- och datorsystem, ECS
visa färre...
 (creator_code:org_t)
NEW YORK : IEEE, 2009
2009
Engelska.
Ingår i: 2009 3RD ACM/IEEE INTERNATIONAL SYMPOSIUM ON NETWORKS-ON-CHIP. - NEW YORK : IEEE. - 9781424441426 ; , s. 114-123
  • Konferensbidrag (refereegranskat)
Abstract Ämnesord
Stäng  
  • Design Constraints imposed by global interconnect delays as well as limitations in integration of disparate technologies make 3-D chip stacks an enticing technology solution for massively integrated electronic systems. The scarcity of vertical interconnects however imposes special constraints on the design of the communication architecture. This article examines the performance and scalability of different communication topologiesfor 3-D Network-on-Chips (NoC) using Through-Silicon-Was (TSV) for inter-die connectivity. Cycle accurate RTL-level simulations are conducted for two communication schemes based on a 7-port switch and a centrally arbitrated vertical bus using different traffic patterns. The scalability of the 3-D NoC is examined under both communication architectures and compared to 2-D NoC structures in terms of throughput and latency in order to quantify the variation of network performance with the number of nodes and derive key design guidelines.

Ämnesord

TEKNIK OCH TEKNOLOGIER  -- Elektroteknik och elektronik -- Annan elektroteknik och elektronik (hsv//swe)
ENGINEERING AND TECHNOLOGY  -- Electrical Engineering, Electronic Engineering, Information Engineering -- Other Electrical Engineering, Electronic Engineering, Information Engineering (hsv//eng)

Nyckelord

3D networks
Communication architectures
Communication schemes
Communication topologies
Cycle accurate
Design constraints
Design guidelines
Global interconnect delay
Integrated electronics
Network on chip
Technology solutions
Through silicon vias
Traffic pattern
Biological materials
Electric network topology
Interconnection networks
Microprocessor chips
Network performance
Routers
Scalability
Systems engineering
Three dimensional
Electronics
Elektronik

Publikations- och innehållstyp

ref (ämneskategori)
kon (ämneskategori)

Hitta via bibliotek

Till lärosätets databas

Sök utanför SwePub

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy