SwePub
Sök i LIBRIS databas

  Utökad sökning

WFRF:(Li Yiluan)
 

Sökning: WFRF:(Li Yiluan) > (2015) > Integration of high...

Integration of highly-strained SiGe materials in 14 nm and beyond nodes FinFET technology

Wang, Guilei (författare)
Abedin, Ahmad (författare)
KTH,Integrerade komponenter och kretsar
Moeen, Mandi (författare)
KTH,Integrerade komponenter och kretsar
visa fler...
Kolandouz, Mohammadreza (författare)
Luo, Jun (författare)
Guo, Yiluan (författare)
Chen, Tao (författare)
Yin, Huaxiang (författare)
Zhu, Huilong (författare)
Li, Junfeng (författare)
Zhao, Chao (författare)
Radamson, Henry H. (författare)
KTH,Integrerade komponenter och kretsar
visa färre...
 (creator_code:org_t)
Elsevier BV, 2015
2015
Engelska.
Ingår i: Solid-State Electronics. - : Elsevier BV. - 0038-1101 .- 1879-2405. ; 103, s. 222-228
  • Tidskriftsartikel (refereegranskat)
Abstract Ämnesord
Stäng  
  • SiGe has been widely used as stressors in source/drain (S/D) regions of Metal-Oxide-Semiconductor Field Effect Transistor (MOSFET) to enhance the channel mobility. In this study, selectively grown Si1-xGex (0.33 <= x <= 0.35) with boron concentration of 1 x 10(20) cm(-3) was used to elevate the S/D regions on bulk FinFETs in 14 nm technology node. The epitaxial quality of SiGe layers, SiGe profile and the strain amount of the SiGe layers were investigated. In order to in-situ clean the Si-fins before SiGe epitaxy, a series of prebaking experiments at temperature ranging from 740 to 825 degrees C were performed. The results showed that the thermal budget needs to be limited to 780-800 degrees C in order to avoid any damage to the shape of Si-fins but to remove the native oxide which is essential for high epitaxial quality. In this study, a kinetic gas niodel was also applied to predict the SiGe growth profile on Si-fins with trapezoidal shape. The input parameters for the model include growth temperature, partial pressures of reactant gases and the chip layout. By knowing the epitaxial profile, the strain to the Si-fins exerted by SiGe layers can be calculated. This is important in understanding the carrier transport in the FinFETs. The other benefit of the modeling is that it provides a cost-effective alternative for epitaxy process development as the SiGe profile can be readily predicted for any chip layout in advance.

Ämnesord

TEKNIK OCH TEKNOLOGIER  -- Elektroteknik och elektronik (hsv//swe)
ENGINEERING AND TECHNOLOGY  -- Electrical Engineering, Electronic Engineering, Information Engineering (hsv//eng)

Nyckelord

CMOS
FinFET
SiGe selective epitaxy
RPCVD

Publikations- och innehållstyp

ref (ämneskategori)
art (ämneskategori)

Hitta via bibliotek

Till lärosätets databas

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy