Sökning: onr:"swepub:oai:DiVA.org:kth-63631" >
Multi-FPGA Implemen...
-
Chen, XiaowenKTH,Elektroniksystem
(författare)
Multi-FPGA Implementation of a Network-on-Chip Based Many-core Architecture with Fast Barrier Synchronization Mechanism
- Artikel/kapitelEngelska2010
Förlag, utgivningsår, omfång ...
Nummerbeteckningar
-
LIBRIS-ID:oai:DiVA.org:kth-63631
-
https://urn.kb.se/resolve?urn=urn:nbn:se:kth:diva-63631URI
-
https://doi.org/10.1109/NORCHIP.2010.5669430DOI
Kompletterande språkuppgifter
-
Språk:engelska
-
Sammanfattning på:engelska
Ingår i deldatabas
Klassifikation
-
Ämneskategori:ref swepub-contenttype
-
Ämneskategori:kon swepub-publicationtype
Anmärkningar
-
Key: Nostrum. QC 20120209
-
In this paper, we propose a fast barrier synchronization mechanism, targetingNetwork-on-Chip based manycore architectures. Its salient feature is that, once thebarrier condition is reached, the "barrier release" acknowledgement is routed to all processor nodes in a broadcast way in order to save area by avoiding storing source node information and to minimize completion time by eliminating serialization of barrierreleasing. Then, we construct a multi-FPGA platform using Xilinx® Virtex 5 as FPGA chipsand implement a NoC based many-core architecture on it. FPGA utilization and simulation results show that our mechanism demonstrates both area and performance advantages over the barrier synchronization counterpart with unicast barrier releasing.
Ämnesord och genrebeteckningar
Biuppslag (personer, institutioner, konferenser, titlar ...)
-
Chen, Shuming
(författare)
-
Lu, ZhonghaiKTH,Elektroniksystem(Swepub:kth)u1wqy6h0
(författare)
-
Jantsch, AxelKTH,Elektroniksystem(Swepub:kth)u18wycaf
(författare)
-
Xu, Bangjian
(författare)
-
Luo, Heng
(författare)
-
KTHElektroniksystem
(creator_code:org_t)
Sammanhörande titlar
-
Ingår i:Proceedings of the IEEE Norchip Conference9781424489732
Internetlänk
Hitta via bibliotek
Till lärosätets databas