SwePub
Sök i LIBRIS databas

  Utökad sökning

onr:"swepub:oai:research.chalmers.se:db157b57-bc50-4246-9d60-e5c0c9c49af3"
 

Sökning: onr:"swepub:oai:research.chalmers.se:db157b57-bc50-4246-9d60-e5c0c9c49af3" > Machine Learning-Ba...

  • Ribes, Stefano,1992Chalmers tekniska högskola,Chalmers University of Technology (författare)

Machine Learning-Based Classification of Hardware Trojans in FPGAs Implementing RISC-V Cores

  • Artikel/kapitelEngelska2024

Förlag, utgivningsår, omfång ...

  • 2024
  • electronicrdacarrier

Nummerbeteckningar

  • LIBRIS-ID:oai:research.chalmers.se:db157b57-bc50-4246-9d60-e5c0c9c49af3
  • https://doi.org/10.5220/0012324200003648DOI
  • https://research.chalmers.se/publication/540930URI

Kompletterande språkuppgifter

  • Språk:engelska
  • Sammanfattning på:engelska

Ingår i deldatabas

Klassifikation

  • Ämneskategori:kon swepub-publicationtype
  • Ämneskategori:ref swepub-contenttype

Anmärkningar

  • Hardware Trojans (HTs) pose a severe threat to integrated circuits, potentially compromising electronic devices, exposing sensitive data, or inducing malfunction. Detecting such malicious modifications is particularly challenging in complex systems and commercial CPUs, where they can occur at various design stages, from initial HDL coding to the final hardware implementation. This paper introduces a machine learningbased strategy for the detection and classification of HTs within RISC-V soft cores implemented in FieldProgrammable Gate Arrays (FPGAs). Our approach comprises a systematic methodology for comprehensive data collection and estimation from FPGA bitstreams, enabling us to extract insights ranging from hardware performance counters to intricate metrics like design clock frequency and power consumption. Our ML models achieve perfect accuracy scores when analyzing features related to both synthesis, implementation results, and performance counters. We also address the challenge of identifying HTs solely through performance counters, highlighting the limitations of this approach. Additionally, our work emphasizes the significance of Implementation Features (IFs), particularly circuit timing, in achieving high accuracy in HT detection.

Ämnesord och genrebeteckningar

Biuppslag (personer, institutioner, konferenser, titlar ...)

  • Malatesta, FabioUniversità degli Studi di Siena,University of Siena (författare)
  • Garzo, GraziaUniversità degli Studi di Siena,University of Siena (författare)
  • Palumbo, Alessandro (författare)
  • Chalmers tekniska högskolaUniversità degli Studi di Siena (creator_code:org_t)

Sammanhörande titlar

  • Ingår i:International Conference on Information Systems Security and Privacy1, s. 717-7242184-4356

Internetlänk

Hitta via bibliotek

Till lärosätets databas

Sök utanför SwePub

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy