SwePub
Sök i LIBRIS databas

  Utökad sökning

(db:Swepub) pers:(Chen Xiaowen)
 

Sökning: (db:Swepub) pers:(Chen Xiaowen) > (2010) > A Trace-driven Hard...

A Trace-driven Hardware-level Simulator for Design and Verification of Network-on-Chips

Chen, Yancang (författare)
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China.
Xie, Lunguo (författare)
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China.
Li, Jinwen (författare)
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China.
visa fler...
Shi, Zhu (författare)
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China.
Zhang, Minxuan (författare)
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China.
Chen, Xiaowen (författare)
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China.
Lu, Zhonghai (författare)
KTH,Elektronik och inbyggda system
visa färre...
Natl Univ Def Technol, Dept Comp, Changsha, Hunan, Peoples R China Elektronik och inbyggda system (creator_code:org_t)
IEEE, 2010
2010
Engelska.
Ingår i: 2011 INTERNATIONAL CONFERENCE ON COMPUTERS, COMMUNICATIONS, CONTROL AND AUTOMATION (CCCA 2011), VOL II. - : IEEE. ; , s. 32-35
  • Konferensbidrag (refereegranskat)
Abstract Ämnesord
Stäng  
  • Traditional communications of general-purpose multi-core processor and application-specific System-on-Chip face challenges in terms of scalability and complexity. Network-on-Chip (NoC) has been the most promising solution for the communications of multi-core and many-core chips. In this paper, we present a trace-driven hardware-level simulator (noted HS) based on SystemVerilog for the design and verification of NoCs. Different from the state-of-the-art NoC simulators, the HS owns three important characteristics in addition to the capability of creating simulation and synthesizable NoC descriptions: 1) hardware-level simulation can be done, which means more implementation details of hardware than flit-level simulation; 2) router debugging and verification can be done at RTL by inserting assertions and coverage; 3) trace-based application simulations can be done besides synthetic workloads. A 4 X 4 2D mesh NoC with output virtual-channel routers verifies the capability of our HS.

Ämnesord

NATURVETENSKAP  -- Data- och informationsvetenskap -- Datorteknik (hsv//swe)
NATURAL SCIENCES  -- Computer and Information Sciences -- Computer Engineering (hsv//eng)

Nyckelord

Network-on-Chips
Hardware-level Simulation
SystemVerilog
Verification

Publikations- och innehållstyp

ref (ämneskategori)
kon (ämneskategori)

Till lärosätets databas

Hitta mer i SwePub

Av författaren/redakt...
Chen, Yancang
Xie, Lunguo
Li, Jinwen
Shi, Zhu
Zhang, Minxuan
Chen, Xiaowen
visa fler...
Lu, Zhonghai
visa färre...
Om ämnet
NATURVETENSKAP
NATURVETENSKAP
och Data och informa ...
och Datorteknik
Artiklar i publikationen
Av lärosätet
Kungliga Tekniska Högskolan

Sök utanför SwePub

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy