Sökning: id:"swepub:oai:prod.swepub.kib.ki.se:147867325" >
Compiler-Based Appr...
-
Skeppstedt, Jonas,1966Chalmers tekniska högskola,Chalmers University of Technology
(författare)
Compiler-Based Approaches to Reduce Memory. Access Penalties in Cache Coherent Multiprocessors
Förlag, utgivningsår, omfång ...
Nummerbeteckningar
-
LIBRIS-ID:oai:research.chalmers.se:209afa0b-fb3e-43ca-b822-7dcf7c36b7d4
-
ISBN:9171974520
-
https://research.chalmers.se/publication/1085URI
Kompletterande språkuppgifter
-
Språk:engelska
-
Sammanfattning på:engelska
Ingår i deldatabas
Klassifikation
-
Ämneskategori:dok swepub-publicationtype
-
Ämneskategori:vet swepub-contenttype
Anmärkningar
-
To reduce the average time needed to perform a read or a write access in a multiprocessor, a cache is associated with each processor. A hardware mechanism is used to ensure that the replicated cache copies are consistent. This mechanism employs a protocol which controls when a node may read and/or write a shared data item. The time a processor is waiting for actions of the protocol to be performed, called the memory access penalty, limits the performance that can be achieved.
Ämnesord och genrebeteckningar
Biuppslag (personer, institutioner, konferenser, titlar ...)
-
Chalmers tekniska högskola
(creator_code:org_t)
Internetlänk
Hitta via bibliotek
Till lärosätets databas