SwePub
Sök i LIBRIS databas

  Utökad sökning

WFRF:(McKee Sally A 1963)
 

Sökning: WFRF:(McKee Sally A 1963) > (2015-2018) > Redesigning a tagle...

Redesigning a tagless access buffer to require minimal ISA changes

Sanchez, Carlos (författare)
Florida State University,Florida State Univ, Tallahassee, FL 32306 USA
Gavin, Peter (författare)
Florida State University,Florida State Univ, Tallahassee, FL 32306 USA
Moreau, Daniel, 1990 (författare)
Chalmers tekniska högskola,Chalmers University of Technology,Chalmers, Gothenburg, Sweden
visa fler...
Själander, Magnus, 1977 (författare)
Uppsala universitet,Datorarkitektur och datorkommunikation,NTNU, Trondheim, Norway,UART,Uppsala University,Norges teknisk-naturvitenskapelige universitet (NTNU),Norwegian University of Science and Technology (NTNU)
Whalley, David (författare)
Florida State University,Florida State Univ, Tallahassee, FL 32306 USA
Larsson-Edefors, Per, 1967 (författare)
Chalmers tekniska högskola,Chalmers University of Technology,Chalmers, Gothenburg, Sweden
McKee, Sally A, 1963 (författare)
Chalmers tekniska högskola,Chalmers University of Technology,Chalmers, Gothenburg, Sweden
visa färre...
 (creator_code:org_t)
ISBN 9781450321389
2016-10
2016
Engelska.
Ingår i: Proceedings of the International Conference on Compilers, Architectures and Synthesis for Embedded Systems, CASES 2016. - New York, NY, USA : ACM. - 9781450321389 - 9781450344821 ; , s. Article number 2968504-
  • Konferensbidrag (refereegranskat)
Abstract Ämnesord
Stäng  
  • Energy efficiency is a first-order design goal for nearly all classes of processors, but it is particularly important in mobile and embedded systems. Data caches in such systems account for a large portion of the processor's energy usage, and thus techniques to improve the energy efficiency of the cache hierarchy are likely to have high impact. Our prior work reduced data cache energy via a tagless access buffer (TAB) that sits at the top of the cache hierarchy. Strided memory references are redirected from the level-one data cache (L1D) to the smaller, more energy-efficient TAB. These references need not access the data translation lookaside buffer (DTLB), and they can avoid unnecessary transfers from lower levels of the memory hierarchy. The original TAB implementation requires changing the immediate field of load and store instructions, necessitating substantial ISA modifications. Here we present a new TAB design that requires minimal instruction set changes, gives software more explicit control over TAB resource management, and remains compatible with legacy (non-TAB) code. With a line size of 32 bytes, a four-line TAB can eliminate 31% of L1D accesses, on average. Together, the new TAB, L1D, and DTLB use 22% less energy than a TAB-less hierarchy, and the TAB system decreases execution time by 1.7%.

Ämnesord

TEKNIK OCH TEKNOLOGIER  -- Elektroteknik och elektronik -- Datorsystem (hsv//swe)
ENGINEERING AND TECHNOLOGY  -- Electrical Engineering, Electronic Engineering, Information Engineering -- Computer Systems (hsv//eng)

Nyckelord

memory hierarchy
energy efficiency
strided access

Publikations- och innehållstyp

kon (ämneskategori)
ref (ämneskategori)

Hitta via bibliotek

Till lärosätets databas

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy