SwePub
Sök i LIBRIS databas

  Utökad sökning

id:"swepub:oai:DiVA.org:hh-5987"
 

Sökning: id:"swepub:oai:DiVA.org:hh-5987" > Manycore performanc...

LIBRIS Formathandbok  (Information om MARC21)
FältnamnIndikatorerMetadata
00003372naa a2200421 4500
001oai:DiVA.org:hh-5987
003SwePub
008100923s2009 | |||||||||||000 ||eng|
024a https://urn.kb.se/resolve?urn=urn:nbn:se:hh:diva-59872 URI
024a https://doi.org/10.1109/ICSAMOS.2009.52892212 DOI
040 a (SwePub)hh
041 a engb eng
042 9 SwePub
072 7a ref2 swepub-contenttype
072 7a kon2 swepub-publicationtype
100a Bengtsson, Jerkeru Högskolan i Halmstad,Centrum för forskning om inbyggda system (CERES)4 aut0 (Swepub:hh)jebe
2451 0a Manycore performance analysis using timed configuration graphs
264 1a Piscataway, N.J.b IEEE Press,c 2009
338 a electronic2 rdacarrier
500 a ©2009 IEEE. Personal use of this material is permitted. However, permission to reprint/republish this material for advertising or promotional purposes or for creating new collective works for resale or redistribution to servers or lists, or to reuse any copyrighted component of this work in other works must be obtained from the IEEE.
520 a The programming complexity of increasingly parallel processors calls for new tools to assist programmers in utilising the parallel hardware resources. In this paper we present a set of models that we have developed to form part of a tool which is intended for iteratively tuning the mapping of dataflow graphs onto manycores. One of the models is used for capturing the essentials of manycores that are identified as suitable for signal processing and which we use as target architectures. Another model is the intermediate representation in the form of a timed configuration graph, describing the mapping of a dataflow graph onto a machine model. Moreover, this IR can be used for performance evaluation using abstract interpretation. We demonstrate how the models can be configured and applied in order to map applications on the Raw processor. Furthermore, we report promising results on the accuracy of performance predictions produced by our tool. It is also demonstrated that the tool can be used to rank different mappings with respect to optimisation on throughput and end-to-end latency.
650 7a NATURVETENSKAPx Data- och informationsvetenskapx Datorteknik0 (SwePub)102062 hsv//swe
650 7a NATURAL SCIENCESx Computer and Information Sciencesx Computer Engineering0 (SwePub)102062 hsv//eng
653 a graphs
653 a microcomputers
653 a parallel architectures
653 a parallel programming
653 a program compilers
653 a software performance evaluation
653 a task analysis
653 a Computer engineering
653 a Datorteknik
700a Svensson, Bertilu Högskolan i Halmstad,Centrum för forskning om inbyggda system (CERES)4 aut0 (Swepub:hh)bertil
710a Högskolan i Halmstadb Centrum för forskning om inbyggda system (CERES)4 org
773t International Symposium on Systems, Architectures, Modeling, and Simulation, 2009. SAMOS '09d Piscataway, N.J. : IEEE Pressg , s. 108-117q <108-117z 9781424445028
856u https://hh.diva-portal.org/smash/get/diva2:353074/FULLTEXT01.pdfx primaryx Raw objecty fulltext:print
8564 8u https://urn.kb.se/resolve?urn=urn:nbn:se:hh:diva-5987
8564 8u https://doi.org/10.1109/ICSAMOS.2009.5289221

Hitta via bibliotek

Till lärosätets databas

Hitta mer i SwePub

Av författaren/redakt...
Bengtsson, Jerke ...
Svensson, Bertil
Om ämnet
NATURVETENSKAP
NATURVETENSKAP
och Data och informa ...
och Datorteknik
Artiklar i publikationen
International Sy ...
Av lärosätet
Högskolan i Halmstad

Sök utanför SwePub

Kungliga biblioteket hanterar dina personuppgifter i enlighet med EU:s dataskyddsförordning (2018), GDPR. Läs mer om hur det funkar här.
Så här hanterar KB dina uppgifter vid användning av denna tjänst.

 
pil uppåt Stäng

Kopiera och spara länken för att återkomma till aktuell vy