Sökning: id:"swepub:oai:DiVA.org:liu-50888" >
Implementation of a...
Implementation of a bit-serial FFT processor with a hierarchical control structure
-
- Melander, Johan (författare)
- n/a
-
- Widhe, Torbjörn (författare)
- n/a
-
- Sandberg, Peter (författare)
- Linköpings universitet,Elektroniksystem,Tekniska högskolan
-
visa fler...
-
- Palmkvist, Kent (författare)
- Linköpings universitet,Elektroniksystem,Tekniska högskolan
-
- Vesterbacka, Mark, 1966- (författare)
- Linköpings universitet,Elektroniksystem,Tekniska högskolan
-
- Wanhammar, Lars (författare)
- Linköpings universitet,Elektroniksystem,Tekniska högskolan
-
visa färre...
-
(creator_code:org_t)
- 1995
- 1995
- Engelska.
-
Ingår i: Proc. 1995 European Conf. on Circuit Theory and Design, ECCTD'95. ; , s. I-423-I-426
- Relaterad länk:
-
http://www.es.isy.li...
-
visa fler...
-
https://urn.kb.se/re...
-
visa färre...
Abstract
Ämnesord
Stäng
- A 128-point FFT/IFFT processor has been designed and implemented in a standard CMOS process using the TSPC logic style. The processor uses a high performance bit-serial SIC architecture and calculates an FFT in 58 ms. A structured technique to derive a hierarchical control structure from the pseudo-code for the FFT has been used, resulting in a control unit implemented as a set of co-operating bit-serial control processors. The computational requirements are met using only one butterfly-PE and two RAMs.
Ämnesord
- TEKNIK OCH TEKNOLOGIER -- Elektroteknik och elektronik -- Annan elektroteknik och elektronik (hsv//swe)
- ENGINEERING AND TECHNOLOGY -- Electrical Engineering, Electronic Engineering, Information Engineering -- Other Electrical Engineering, Electronic Engineering, Information Engineering (hsv//eng)
Nyckelord
- Electronics
- Elektronik
Publikations- och innehållstyp
- ref (ämneskategori)
- kon (ämneskategori)